Триггером задержки (D-триггером) называют синхронный триггер (рис.1, а), выходное состояние которого совпадает с сигналом на его единственном информационном входе (D-входе), которое тот имел на предыдущем такте импульсов синхронизации.
Сигнал на выходе Q начинает повторять сигнал на D-входе во время действия синхронизирующего импульса. Это значение хранится в триггере до прихода следующего синхронизирующего импульса. Примером D-триггера может служить микросхема К155ТМ2 – два D-триггера с асинхронными входами (рис.1, а). На рис.1, б приведены временные диаграммы, иллюстрирующие прохождение входного сигнала D на выход Q
при различных сигналах синхронизации С.
Состояния D-триггера в разные моменты времени будут следующие:
при t1 Q = 1, так как на D = 1;
при t2 состояние триггера не изменяется, так как на D = 1;
при t3 Q = 1, хотя D = 0, так как не было С;
при t4 поступил С, Q = D = 0;
при t5 – повторение (Q = 0), так как D = 0.
На основе D-триггера можно легко получить делитель на ... остальная часть текста, формулы, таблицы, изображения скрыты